摘要:
本发明属集成电路领域,涉及一种具有大量端口的互连线模型降阶方法及装置.该方法根据大量端口互连线电路的电阻、电容连接关系构造一个无向图,并利用谱划分的方法对其进行划分,最后将同一划分集合中的节点进行粗粒化,得到降阶电路.所述的装置包括输入单元、输出单元、程序存储单元、外部总线、内存、存储管理单元、输入输出桥接单元、系统总线和处理器;在程序存储单元存储实现本发明降阶方法的AMOR程序.应用本发明对具有大量端口互连线进行模型降阶,不会引入非零元,可以保证降阶后的模型仿真时间更短,效率更高,同时获得的降阶电路的电阻值和电容值均为正值,具有物理可实现性,也保证了降阶电路的无源性.