• 一种基于忆阻器的自动增益控制电路

    • 摘要:

      本发明具体涉及一种基于忆阻器的自动增益控制电路.其技术方案是:该电路由可变增益放大模块(1)、比较器(4)和峰值检测模块(5)组成.可变增益放大模块(1)由运算放大器电路(2)和忆阻器(3)组成,忆阻器(3)的端子M2与运算放大器电路(2)的输入端Rc连接;运算放大器电路(2)的输入端Vi外接输入信号Vin,运算放大器电路(2)的输出端VVGA与峰值检测模块(5)的输入端VVGAP和外围电路的输入端Vw分别连接;忆阻器(3)的端子M1与比较器(4)的输出端VC连接,比较器(4)的输入端ViVGAP与峰值检测模块(5)的输出端ViVGA连接,比较器(4)的输入端VREF1外接参考电平VREF.本发明具有电路结构简单、成本低和精度高的优点.

    • 专利类型:

      发明专利

    • 申请/专利号:

      CN201210100107.4

    • 申请日期:

      2012.04.09

    • 公开/公告号:

      CN102624345A

    • 公开/公告日:

      2012-08-01

    • 发明人:

      甘朝晖 王勤 尹力 王智

    • 申请人:

      武汉科技大学

    • 主分类号:

      H03G3/20(2006.01)I,H,H03,H03G,H03G3

    • 分类号:

      H03G3/20(2006.01)I,H,H03,H03G,H03G3,H03G3/20

    • 主权项:

      一种基于忆阻器的自动增益控制电路,其特征在于该电路由可变增益放大模块(1)、比较器(4)和峰值检测模块(5)组成;可变增益放大模块(1)由运算放大器电路(2)和忆阻器(3)组成,忆阻器(3)的端子M2与运算放大器电路(2)的输入端Rc连接;运算放大器电路(2)的输入端Vi外接输入信号Vin,运算放大器电路(2)的输出端VVGA与峰值检测模块(5)的输入端VVGAP和外围电路的输入端Vw分别连接;忆阻器(3)的端子M1与比较器(4)的输出端VC连接,比较器(4)的输入端ViVGAP与峰值检测模块(5)的输出端ViVGA连接,比较器(4)的输入端VREF1外接参考电平VREF.?