• 基于射频捷变收发器的雷达引信及其设计方法

    • 摘要:

      基于射频捷变收发器的雷达引信及其设计方法.本发明属于无线电技术领域,公开了一种基于射频捷变收发器AD9361的雷达引信及其设计方法,包括:配置射频捷变收发器AD9361的性能参数;射频捷变收发器AD9361获取发射信号,将发射信号通过射频捷变收发器AD9361的发射通道进行发射;射频捷变收发器AD9361接收回波信号,将回波信号通过射频捷变收发器AD9361的接收通道进行接收,然后发送至控制器FPGA;控制器FPGA根据接收到的回波信号获取目标的运行参数值,若目标的运行参数值满足起爆条件,则控制器FPGA输出起爆信号,可广泛应用于起爆时机的控制、选择最佳的攻击点、按照预定策略完成起爆控制.

    • 专利类型:

      发明专利

    • 申请/专利号:

      CN201610079510.1

    • 申请日期:

      2016.02.04

    • 公开/公告号:

      CN105716480A

    • 公开/公告日:

      2016-06-29

    • 发明人:

      全英汇 张华童 李亚超 邢孟道 施凯敏 刘晓东 张俊力

    • 申请人:

      西安电子科技大学

    • 主分类号:

      F42C19/00(2006.01)I,F,F42,F42C,F42C19

    • 分类号:

      F42C19/00(2006.01)I,F42C15/00(2006.01)I,F,F42,F42C,F42C19,F42C15,F42C19/00,F42C15/00

    • 主权项:

      一种基于射频捷变收发器AD9361的雷达引信,所述射频捷变收发器AD9361集成了模数转换器、数模转换器、混频器、滤波器、功率放大器,其特征在于,所述雷达引信包括射频捷变收发器AD9361和控制器FPGA,所述射频捷变收发器AD9361通过串行外设接口SPI与控制器FPGA通信.